第3题
A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即,达到了即降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
第4题
A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,达到了既降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
D.CPU访问Cache“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态
第5题
A.L1 Cache的工作频率越来越高,但还是低于访问它的CPU的工作频率
B.CPU访问Cache“命中”和“未命中”时,均需插入等待状态,只是“命中”时插入的等待状态数少于“未命中”时插入的等待状态数
C.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了既降低成本又提高系统性能的目的
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
第7题
A.PC中采用的Cache方案兼顾了SRAM的高速特性和DRAM的低成本特性,即达到了即降低成本又提高系统性能的目的
B.CPU访问Cache“命中”时,由于Cache的速度与CPU相当,因此CPU就能在零等待状态下迅速地完成数据的读写,而不必插入等待状态
C.CPU访问CaChe“未命中”时,信息需从主存(DRAM)传送到CPU,这时CPU要插入等待状态
D.L1 Cache的工作频率和CPU的工作频率相等,L2 Cache的工作频率越来越高,但不可能等于CPU的工作频率
第9题
A.动态随机存储器(DRAM)
B.静态随机存储器(SRAM)
C.可编程只读存器(PROM)
D.可擦除的可编程只读存储器(EPROM)
第10题
A.动态随机存储器(DRAM)
B.静态随机存储器(SRAM)
C.可编程只读存器(PROM)
D.可擦除的可编程只读存储器(EPROM)
为了保护您的账号安全,请在“上学吧”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!