第3题
当由或非门组成的基本RS触发器[图21.1.3(a)(在教材中)]的SD和RD端加上图21-12所示的波形时,试画出Q端的输出波形。设初始状态为0和1两种情况。
第4题
实验要求
用原理图输入设计法或Verilog HDL文本输入设计法设计基本RS触发器电路,建立基本RS触发器的实验模式。通过电路仿真和硬件验证,进一步了解基本RS触发器的功能和特性。
设计原理
基本RS触发器可以由两个与非门或者两个或非门构成。由两个与非门构成的基本RS触发器的原理图如图所示,其中RDN是异步置0输入端,低电平有效;SDN是异步置1输入端,低电平有效;Q是触发器的输出端,QN是反相输出端。由图所示的电路可知,基本RS触发器的输出表达式为
(2.2.1)
第6题
当可控RS触发器[图21.1.4(a)(在教材中)]的CP,S和R端加上图21-15所示的渡形时,试画出Q端的输出波形。设初始状态为0和1两种情况。
第8题
A、其中一个Q为0,另一个Q为1
B、两个Q都为0
C、两个Q都为1
D、其他三个都有可能
为了保护您的账号安全,请在“上学吧”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!