第1题
用JK触发器设计具有以下特点的计数器:
(1)计数器有两个控制输入C1和C2,C1用以控制计数器的模数,C2用以控制计数的增减;
(2)若C1=0计数器的M=3;如果C1=1,则计数器为M=4;
(3)若C2=0,则为加法计数,若C2=1,则为减法计数。作出状态表,并画出计数器逻辑图。
第2题
(1)计数器有两个控制输入C1和C2,C1用以控制计数器的模数,C2用以控制计数的增减;
(2)若C1=0计数器的M=3;如果C1=1,则计数器为M=4;
(3)若C2=0,则为加法计数,若C2=1,则为减法计数。作出状态表,并画出计数器逻辑图。
第3题
实验要求
用文本编辑输入法设计ADC0809采样控制器,由采样控制器产生ADC0809(模数转换器)在A/D转换过程中的控制信号(如时钟信号、启动信号,数据读出信号和A/D转换数据等)。建立ADC0809采样控制器的实验模式,并通过电路硬件验证,进一步了解ADC0809采样控制器的原理。
设计原理
ADC0809采样控制器的元件符号如图所示,CLK是时钟输入信号;EOC是ADC0809送来的转换结束信号;DIN [7..0]是8位数据输入信号,用于接收ADC0809的A/D转换结果;Q[7..0]是8位数据输出信号;CLOCK时钟输出信号,作为ADC0809的时钟输入;START是启动信号输出,作为ADC0809的A/D转换开始信号;OE是读数据信号输出,用于控制ADC0809的数据输出,当OE=1时,ADC0809的数据输出端输出有效数据,当OE=0时,ADC0809输出被禁止,输出为高阻态。
第9题
此题为判断题(对,错)。
第10题
(1)分析I4I3I2I1=0110时,该电路为多少进制计数器,并画出其状态转换图.
(2)简述该可变进制计数器的工作原理.
为了保护您的账号安全,请在“上学吧”公众号进行验证,点击“官网服务”-“账号验证”后输入验证码“”完成验证,验证成功后方可继续查看答案!